|
知识路径: > 嵌入式系统硬件基础知识 > Cadence PCB系统设计 >
|
考试要求:掌握
相关知识点:5个
|
|
|
|
.参数化。如果原理图中需要放置20个旁路电容,可以只放置一个电容,然后给这个电容设置参数size=20,这样就可以减少原理图的篇幅,提高设计的效率,并且原理图看起来更加清晰、整洁。
|
|
|
.对上下文敏感的菜单。这个功能与Windows的功能差不多,当选中一个对象时,右击,就会弹出一个菜单,菜单包含了与当前和上下文有关的命令。
|
|
|
.群组操作。如果需要对某类元件进行替换或者某些元件需要修改某个属性,可以将这些对象生成一个群组,然后一次替换或者修改这个属性时,节省很多时间。
|
|
|
.分割元件图形。某些元件管脚非常多,有几百个管脚的元件是非常普遍的,有些都有1000多个管脚了,在一页原理图中显示这么多管脚是不切实际的。Concept HDL的建库工具(Part Developer)可以将这样的元件分为几个图形符号来制作,并且这些符号可以放在不同的原理图页面上。在打包到Allegro中时,仍然可以将这些符号打包成一个元件。
|
|
|
.SKILL和CAE Views。设计者根据需要写SKILL程序来定制Concept HDL,并且可以共享,全局导航、查找和替换。无论是平面设计还是层次设计,都可以轻松地按几下鼠标键即可找到任何元件或网络。
|
|
|
.元件列表文件(PPT)。元件列表文件可以让设计者将不同的物理元件映射到同样的原理图符号上。例如常用的电阻和电容等元件,元件原理图的图形是完全一样的,只是封装、标称值等不一样。在建库时,可将一类元件全部输入列表文件中,在原理图中通过选择不同的元件属性来调用它们。
|
|
|
.脚本(script)和非图形化的Concept HDL。设计者可以为经常执行的命令设置批处理,在设计过程中调用。Concept HDL也可以运行在非图形化的样式,这种模式一般用于自动运行模式。
|
|
|